Аннотации:
В статье обсуждается использование разработанного авторами VHDL-симулятора, предназначенного для HW/SW-проектирования встроенных систем. На простом примере проиллюстрированы возможности симулятора, методологические аспекты разработки VHDL-описаний поведенческих моделей аппаратуры,
обсуждена концепция моделирования, приведены результаты верификации
модели. VHDL-simulator for embedded system HW/SW design is represented in this article. Hardware mode! definition methodology, modeling conceptions and verification process are discussed. The content is illustrated by simple example.
Описание:
Шарипова Нелли Николаевна - старший научный сотрудник НИИ физики и прикладной математики Уральского государственного университета им. A.M. Горького, г. Екатеринбург; nelly.sharipova@usu.ru Третьяков Владимир Евгеньевич - д-р техн. наук, профессор, чл.-кор. РАН, президент Уральского государственного
университета им. A.M. Горького, г. Екатеринбург; Vladimir.Tretjakov@usu.ru
Завадская Эрна Абрамовна - старший научный сотрудник НИИ физики и прикладной математики Уральского государственного университета им. A.M. Горького, г. Екатеринбург; nelly.sharipova@usu.ru. Sharipova Nelly Nikolaevna - senior scientist of Institute of Physics and Applied Mathematics of Ural State University
of A.M. Gorky, Ekaterinburg; nelly.sharipova@usu.ra Tretjakov Vladimir Evgenjevich - PhD, professor, corresponding member of RAS, president of Ural State University
of A.M. Gorky, Ekaterinburg; Vladimir.Tretjakov@usu.ru Zavadskaja Erna Abramovna - senior scientist of Institute of Physics and Applied Mathematics of Ural State University
of A.M. Gorky, Ekaterinburg; nelly.sharipova@usu.ru.